## توضیحات اضافی تمرین شماره ۲، مدارهای مخابراتی

#### شکل موجهای مدار:



- $f_{\text{out}} = 950 \text{MHz} 1050 \text{MHz}$
- $f_{in} = f_{out}/4$
- $V_{\rm DD} = 1.8 \text{ V}$

در زیر شکل موج های نمونه برای مدار فوق در فرکانس خروجی  $1 \mathrm{GHz}$  نشان داده شده است.



خروجی مدار D2S همانطور که در شکل دیده می شود، دارای سوئینگ کامل ( 0V تا 0V) میباشد و دارای لبههای بالا رونده و پایین رونده تقریبا تیزی میباشد.

خروجی تقسیم بر ۴ نیز سیگنالی مربعی با فرکانس 1/4 میباشد.

در شکل زیر دو سیگنال ورودی PFD نمایش داده شده است.



این دو سیگنال هم فرکانس بوده و در صورت عملکرد صحیح PLL و قفل حلقه، در انتها این دو سیگنال هم فاز نیز خواهند شد.



در صورت طراحی صحیح کلیه قطعات، شکل موجهای Vc (ولتاژ کنترلی VCO) و فرکانس لحظهای مدار مشابه شکل فوق می-باشند. همانطور که در شکل مشخص است، فرکانس خروجی دارای نوساناتی میباشد. اما این نواسانات بایستی میرا باشد و پس از چند میکرو ثانیه به فرکانس خروجی مورد نظر همگرا شود.

### تمرین اضافی 1:

برای رسم مشخصه PFD می توان از ساختار زیر استفاده کرد. با سوئیپ کردن تاخیر یک ورودی می توان اختلاف فاز ۰ تا ۳۶۰ درجه ایجاد نمود.



نمودار مشخصه مشابه زیر میباشد.



### تمرین اضافی ۲:

# برای رسم مشخصه خروجی بر حسب اختلاف فرکانس ورودی نیز میتوان از مدار زیر استفاده نمود.



